撥碼開(kāi)關(guān)Tilera發(fā)射9核心網(wǎng)絡(luò)處理器
倫敦——無(wú)生產(chǎn)線芯片公司Tilera公司(位于加州圣何塞。)宣布Tile-Gx9的可用性,一個(gè)64位的9核心處理器針對(duì)應(yīng)用在網(wǎng)絡(luò)、多媒體、存儲(chǔ)和通用計(jì)算并實(shí)現(xiàn)了基于40 nm制程CMOS。撥碼開(kāi)關(guān)
芯片集成內(nèi)存控制器,以太網(wǎng)和串行總線接口,并提供加密和壓縮引擎和消耗最多10瓦。
這個(gè)TILE-Gx9被描述為適用于10 gbps路由器、防火墻電器、網(wǎng)絡(luò)化存儲(chǔ)平臺(tái),無(wú)線接入控制器和應(yīng)用,如運(yùn)行視頻會(huì)議和多渠道h . 1080 -行逐行掃描編碼/解碼。撥碼開(kāi)關(guān)
[手臂上獲得10%的折扣TechCon 2012會(huì)議通過(guò)使用優(yōu)惠碼編輯。點(diǎn)擊這里了解顯示和寄存器。)
在今年年初宣布提供Tilera將推出這種36 -和64位處理器的多個(gè)系列中實(shí)現(xiàn)的基于40 nm制程CMOS。
3由3數(shù)組的三個(gè)問(wèn)題,64位內(nèi)核連接,通過(guò)Tilera的專(zhuān)利iMesh芯片上的網(wǎng)絡(luò),支持一個(gè)先進(jìn)的虛擬內(nèi)存系統(tǒng)。每個(gè)核心包括32 k字節(jié)的L1我緩存,32 k字節(jié)的L1 d緩存和256 - k字節(jié)的L2高速緩存,與2.3 mb L3緩存的連貫的整個(gè)裝置。處理器利用率最大化使用機(jī)載72位DDR3內(nèi)存控制器。撥碼開(kāi)關(guān)
集成的I / O特性包括多達(dá)12個(gè)端口1 gbps以太網(wǎng)和2的港口的10 gbps以太網(wǎng),以及多個(gè)串行總線控制器,可以配置為要么根復(fù)雜或端點(diǎn)。
“我們看到巨大的市場(chǎng)牽引和設(shè)計(jì)贏得活動(dòng)與我們的16 -和36核心處理器,罷免了多個(gè)嵌入式處理器和其他難以程序設(shè)備”,他說(shuō),總裁兼首席執(zhí)行官Devesh在處理器在一份聲明中。