深圳DC插座阿爾特拉揭開一代10 fpga和soc
阿爾特拉也推出了其生成10 fpga和soc(片上系統(tǒng)),承諾系統(tǒng)開發(fā)人員突破水平的性能和功率效率。
一代10設(shè)備優(yōu)化的基于過程技術(shù)和體系結(jié)構(gòu)提供業(yè)內(nèi)最高的性能和最高水平的系統(tǒng)集成在最低功率。
初始生成10家庭包括Stratix Arria 10和10 fpga和soc與嵌入式處理器。
一代10設(shè)備利用最先進(jìn)的工藝技術(shù)在工業(yè),包括英特爾的14 nm三柵極過程和臺(tái)積電的20 nm制程。
早期訪問客戶目前使用第四的二代產(chǎn)品開發(fā)軟件為10。
“我們這一代10產(chǎn)品將加強(qiáng)滲透可編程序邏輯進(jìn)入新的市場(chǎng)和應(yīng)用,進(jìn)一步加快實(shí)現(xiàn)fpga為套接字ASSPs和asic服務(wù)傳統(tǒng),”帕特里克·多爾西說,高級(jí)的產(chǎn)品營銷總監(jiān)阿爾特拉。“我們?cè)谖覀冞@一代的優(yōu)化10設(shè)備允許客戶開發(fā)解決方案,大大增加高度定制的系統(tǒng)性能和系統(tǒng)集成,降低運(yùn)營費(fèi)用。”
據(jù)阿爾特拉,Stratix 10 fpga和soc的設(shè)計(jì)使最先進(jìn)、最高性能的應(yīng)用程序在網(wǎng)絡(luò)、通信、廣播和計(jì)算和存儲(chǔ)市場(chǎng)的同時(shí)削減系統(tǒng)功率。
利用英特爾的14 nm三柵極過程和一個(gè)增強(qiáng)的高性能體系結(jié)構(gòu),Stratix 10 fpga和soc有操作頻率兆赫,2 x核心性能目前的高端28 fpga。
高性能系統(tǒng)的,有最嚴(yán)格的功率預(yù)算,Stratix 10設(shè)備允許客戶達(dá)到了減少70%的功率消耗在性能水平相當(dāng)于之前的一代。
阿爾特拉宣布的技術(shù)細(xì)節(jié)Stratix 10 fpga和soc今天作為一代10組合介紹和將披露更多的細(xì)節(jié)在產(chǎn)品在稍后的日期。
Stratix 10 fpga和soc提供業(yè)內(nèi)最高的性能和最高水平的系統(tǒng)集成,包括:
超過四百萬個(gè)邏輯元素在一個(gè)死
56 gbps收發(fā)器
超過10個(gè)浮點(diǎn)運(yùn)算單精度數(shù)字信號(hào)處理
第三代超高性能的處理器系統(tǒng)
多模三維解決方案能夠整合SRAM,DRAM和asic
Arria 10 fpga和soc是第一批設(shè)備的家庭推出作為一代10組合。
該設(shè)備的家庭設(shè)立了一個(gè)新的酒吧中檔可編程設(shè)備,同時(shí)交付的性能和功能的電流以最低的中檔高檔fpga權(quán)力。利用一個(gè)增強(qiáng)的架構(gòu),優(yōu)化了臺(tái)積電的20 nm制程,Arria 10 fpga和soc提供更高的性能高達(dá)40%的低功率比前設(shè)備的家庭。
Arria 10設(shè)備提供更多的特性和功能比今天的當(dāng)前高端fpga在15%更高的性能。反映的趨勢(shì)硅收斂,Arria 10 fpga和soc提供了最高程度的系統(tǒng)集成可在中檔設(shè)備,包括115萬個(gè)邏輯元素(LEs),集成硬IP和一個(gè)第二代處理器系統(tǒng),有一個(gè)1.5 GHz雙核處理器ARM cortex - a9。
Arria 10 fpga和soc還提供4 x更大的帶寬比當(dāng)前一代,包括28 gbps的接收機(jī),和3 x更高的系統(tǒng)性能,包括2666 Mbps DDR4支持和多達(dá)15 gbps混合內(nèi)存多維數(shù)據(jù)集的支持。
一代10設(shè)備支持阿爾特拉的第四的二世和工具開發(fā)軟件更高層次設(shè)計(jì)流程,包括一個(gè)OpenCL軟件開發(fā)工具包(SDK),SoC嵌入式設(shè)計(jì)套件(EDS)和DSP Builder。
這個(gè)前沿的開發(fā)工具套件使設(shè)計(jì)團(tuán)隊(duì)效率最大化而方便的新一代設(shè)計(jì)團(tuán)隊(duì)采用fpga和soc的10個(gè)下一代系統(tǒng)。這個(gè)第四的II軟件將繼續(xù)提供業(yè)界最快的編譯時(shí)間,提供代10 fpga和soc 8 x改進(jìn)編譯時(shí)間與前代。
在編譯時(shí)期的大幅減少是由于尖端的軟件算法,利用現(xiàn)代計(jì)算技術(shù)的多核。深圳DC插座http://www.zzycbxg.cn |