可編程通用輸出分列緩沖區(qū)增加靈活性
集成設(shè)備技術(shù)已經(jīng)宣布擴(kuò)大其投資組合的可編程定時(shí)設(shè)備的引入5 p11xx抖動(dòng)小的家庭普遍展開輸出緩沖區(qū)。200 fsec的設(shè)備提供高性能添加劑抖動(dòng),同時(shí)為設(shè)計(jì)工程師提供更大的靈活性。
靈活的輸出允許工程師使用單一設(shè)備來滿足系統(tǒng)的需求利用多種信號(hào)類型,可以轉(zhuǎn)化為降低成本和空間儲(chǔ)蓄減少所需的組件的數(shù)量。設(shè)備的家庭可以接受任何級(jí)別的時(shí)鐘輸入并生成任何級(jí)別輸出。用戶可以指定每個(gè)輸出的信號(hào)類型和電壓的緩沖區(qū),這意味著單一設(shè)備可以,例如,LVPECL供應(yīng)一個(gè)輸出,LVDS在另一個(gè),LVCMOS三分之一。
設(shè)備很適合多種應(yīng)用,包括產(chǎn)品對(duì)高端消費(fèi)者,網(wǎng)絡(luò)、計(jì)算機(jī)、工業(yè)、通信和廣播視頻。
“我們的新家庭普遍產(chǎn)出的扇出緩沖區(qū)提供極低的抖動(dòng),使我們的客戶能夠使用一個(gè)緩沖裝置來提供不同的輸出類型需要滿足soc和fpga的需求,”戴夫·謝潑德說,副總裁和總經(jīng)理IDT的時(shí)機(jī)和射頻部門。“通過添加這些新功能IDT的時(shí)機(jī)投資組合,我們的客戶可以減少他們的材料清單與多個(gè)董事會(huì)和應(yīng)用程序使用一個(gè)緩沖裝置。”
IDT 5 p11xx家族的緩沖區(qū),時(shí)鐘LVDS輸出可以單獨(dú)編程,LVPECL,HCSL或兩個(gè)LVCMOS輸出/輸出,水晶,LVCMOS或差分輸入。芯片支持四個(gè)通用的輸出對(duì),以及參考LVCMOS輸出時(shí)鐘。輸出頻率范圍從1兆赫到200兆赫LVCMOS和1 mhz到350 mhz,用于微分輸出。輸出電壓可以單獨(dú)選中(1.8 v,2.5 v和3.3 v)為每個(gè)輸出。5 p1103有兩個(gè)普遍的輸出和一個(gè)LVCMOS輸出;5 p1105有四個(gè)通用的輸出和一個(gè)LVCMOS輸出。
震動(dòng)開關(guān)http://www.zzycbxg.cn |